logo-polimi
Loading...
Manifesto
Struttura Corso di Studi
Cerca/Visualizza Manifesto
Regolamento didattico
Programmi interdisciplinari
Indicatori corsi di studio
Internazionalizzazione
Orario Personalizzato
Il tuo orario personalizzato è disabilitato
Abilita
Ricerche
Cerca Docenti
Attività docente
Cerca Insegnamenti
Cerca insegnamenti degli Ordinamenti precedenti al D.M.509
Erogati in lingua Inglese
Le informazioni sulla didattica, sulla ricerca e sui compiti istituzionali riportate in questa pagina sono certificate dall'Ateneo; ulteriori informazioni, redatte a cura del docente, sono disponibili sulla pagina web personale e nel curriculum vitae indicati nella scheda.
Informazioni
DocenteGalimberti Andrea
QualificaDocente a contratto
Dipartimento di riferimentoDipartimento di Elettronica, Informazione e Bioingegneria
Curriculum VitaeScarica il CV (351.6Kb - 07/10/2025)
OrcIDhttps://orcid.org/0000-0003-0254-3933

Contatti
Orario di ricevimentoOrario di ricevimento non ancora disponibile
E-mailandrea.galimberti@polimi.it
Pagina web redatta a cura del docente---

Fonte dati: RE.PUBLIC@POLIMI - Research Publications at Politecnico di Milano

Elenco delle pubblicazioni e dei prodotti della ricerca per l'anno 2026
Nessun prodotto attualmente registrato nell'anno 2026


Elenco delle pubblicazioni e dei prodotti della ricerca per l'anno 2025 (Mostra tutto | Nascondi tutto)
Tipologia Titolo Pubblicazione/Prodotto
Contributo in Atti di convegno
A Benchmarking Platform for DDR4 Memory Performance in Data-Center-Class FPGAs (Mostra >>)
Rhea: a Framework for Fast Design and Validation of RTL Cache-Coherent Memory Subsystems (Mostra >>)
Articoli su riviste
An FPGA-Based Open-Source Hardware-Software Framework for Side-Channel Security Research (Mostra >>)
Deep Learning on RISC-V Platforms at the Edge: A Perspective on the Hardware and Software Support (Mostra >>)
Omega: A Hardware-Software Framework for Complete Design Space Exploration of FPGA-Based Heterogeneous Multi-Core SoCs (Mostra >>)


Elenco delle pubblicazioni e dei prodotti della ricerca per l'anno 2024 (Mostra tutto | Nascondi tutto)
Tipologia Titolo Pubblicazione/Prodotto
Contributi su volumi (Capitolo o Saggio)
FPGA-Based Design and Implementation of a Code-Based Post-quantum KEM (Mostra >>)
Contributo in Atti di convegno
A Prototype-Based Framework to Design Scalable Heterogeneous SoCs with Fine-Grained DFS (Mostra >>)
Blink: Fast Automated Design of Run-Time Power Monitors on FPGA-Based Computing Platforms (Mostra >>)
Functional ISS-Driven Verification of Superscalar RISC-V Processors (Mostra >>)
ML-Assisted Attack Detection on NoC-Based Many-Cores Through On-Chip Traffic Monitoring (Mostra >>)
The TEXTAROSSA Project: Cool all the Way Down to the Hardware (Mostra >>)
Articoli su riviste
Design-time methodology for optimizing mixed-precision CPU architectures on FPGA (Mostra >>)


Elenco delle pubblicazioni e dei prodotti della ricerca per l'anno 2023 (Mostra tutto | Nascondi tutto)
Tipologia Titolo Pubblicazione/Prodotto
Contributo in Atti di convegno
An Evaluation of the State-Of-The-Art Software and Hardware Implementations of BIKE (Mostra >>)
HLS-based acceleration of the BIKE post-quantum KEM on embedded-class heterogeneous SoCs (Mostra >>)
Hardware and Software Support for Mixed Precision Computing: A Roadmap for Embedded and HPC Systems (Mostra >>)
RISC-V Processor Technologies for Aerospace Applications in the ISOLDE Project (Mostra >>)
Articoli su riviste
A survey on run-time power monitors at the edge (Mostra >>)


Elenco delle pubblicazioni e dei prodotti della ricerca per l'anno 2022 (Mostra tutto | Nascondi tutto)
Tipologia Titolo Pubblicazione/Prodotto
Contributo in Atti di convegno
FPGA implementation of BIKE for quantum-resistant TLS (Mostra >>)
Hardware-Software Co-Design of BIKE with HLS-Generated Accelerators (Mostra >>)
On the Effectiveness of True Random Number Generators Implemented on FPGAs (Mostra >>)
On the use of hardware accelerators in QC-MDPC code-based cryptography (Mostra >>)
Articoli su riviste
Cost-effective fixed-point hardware support for RISC-V embedded systems (Mostra >>)
Efficient and scalable FPGA design of GF(2m) inversion for post-quantum cryptosystems (Mostra >>)
Towards EXtreme scale technologies and accelerators for euROhpc hw/Sw supercomputing applications for exascale: The TEXTAROSSA approach (Mostra >>)
manifesti v. 3.13.1 / 3.13.1
Area Servizi ICT
18/02/2026