logo-polimi
Loading...
Manifesto
Struttura Corso di Studi
Cerca/Visualizza Manifesto
Regolamento didattico
Indicatori corsi di studio
Internazionalizzazione
Orario Personalizzato
Il tuo orario personalizzato è disabilitato
Abilita
Ricerche
Cerca Docenti
Attività docente
Cerca Insegnamenti
Cerca insegnamenti degli Ordinamenti precedenti al D.M.509
Erogati in lingua Inglese
Le informazioni sulla didattica, sulla ricerca e sui compiti istituzionali riportate in questa pagina sono certificate dall'Ateneo; ulteriori informazioni, redatte a cura del docente, sono disponibili sulla pagina web personale e nel curriculum vitae indicati nella scheda.
Informazioni
DocenteZoni Davide
QualificaProfessore associato a tempo pieno
Dipartimento d'afferenzaDipartimento di Elettronica, Informazione e Bioingegneria
Settore Scientifico DisciplinareIINF-05/A - Sistemi Di Elaborazione Delle Informazioni
Curriculum VitaeScarica il CV (520.06Kb - 20/12/2022)
OrcIDhttps://orcid.org/0000-0002-9951-062X

Contatti
Orario di ricevimento
DipartimentoPianoUfficioGiornoOrarioTelefonoFaxNote
DEIB - Edificio 201002---Dalle :
Alle :
3496---Ricevimento studenti solo su appuntamento. inviare una email a davide.zoni [at] polimi.it
E-maildavide.zoni@polimi.it
Pagina web redatta a cura del docentehttps://zoni.faculty.polimi.it/

Fonte dati: RE.PUBLIC@POLIMI - Research Publications at Politecnico di Milano

Elenco delle pubblicazioni e dei prodotti della ricerca per l'anno 2025
Nessun prodotto attualmente registrato nell'anno 2025


Elenco delle pubblicazioni e dei prodotti della ricerca per l'anno 2024 (Mostra tutto | Nascondi tutto)
Tipologia Titolo Pubblicazione/Prodotto
Contributo in Atti di convegno
A Deep-Learning Technique to Locate Cryptographic Operations in Side-Channel Traces (Mostra >>)
A Prototype-Based Framework to Design Scalable Heterogeneous SoCs with Fine-Grained DFS (Mostra >>)
Blink: Fast Automated Design of Run-Time Power Monitors on FPGA-Based Computing Platforms (Mostra >>)
Functional ISS-Driven Verification of Superscalar RISC-V Processors (Mostra >>)
Hound: Locating Cryptographic Primitives in Desynchronized Side-Channel Traces using Deep-Learning (Mostra >>)
ML-Assisted Attack Detection on NoC-Based Many-Cores Through On-Chip Traffic Monitoring (Mostra >>)
Rethinking the Switch Architecture for Stateful In-network Computing (Mostra >>)
The Impact of Run-Time Variability on Side-Channel Attacks Targeting FPGAs (Mostra >>)
The TEXTAROSSA Project: Cool all the Way Down to the Hardware (Mostra >>)
Articoli su riviste
A Deep Learning-assisted Template Attack Against Dynamic Frequency Scaling Countermeasures (Mostra >>)
Design-time methodology for optimizing mixed-precision CPU architectures on FPGA (Mostra >>)


Elenco delle pubblicazioni e dei prodotti della ricerca per l'anno 2023 (Mostra tutto | Nascondi tutto)
Tipologia Titolo Pubblicazione/Prodotto
Contributo in Atti di convegno
An Evaluation of the State-Of-The-Art Software and Hardware Implementations of BIKE (Mostra >>)
Dynamic Power Consumption of the Full Posit Processing Unit: Analysis and Experiments (Mostra >>)
HLS-based acceleration of the BIKE post-quantum KEM on embedded-class heterogeneous SoCs (Mostra >>)
Hardware and Software Support for Mixed Precision Computing: A Roadmap for Embedded and HPC Systems (Mostra >>)
RISC-V Processor Technologies for Aerospace Applications in the ISOLDE Project (Mostra >>)
Articoli su riviste
A survey on run-time power monitors at the edge (Mostra >>)


Elenco delle pubblicazioni e dei prodotti della ricerca per l'anno 2022 (Mostra tutto | Nascondi tutto)
Tipologia Titolo Pubblicazione/Prodotto
Contributo in Atti di convegno
FPGA implementation of BIKE for quantum-resistant TLS (Mostra >>)
Hardware-Software Co-Design of BIKE with HLS-Generated Accelerators (Mostra >>)
On the Effectiveness of True Random Number Generators Implemented on FPGAs (Mostra >>)
On the use of hardware accelerators in QC-MDPC code-based cryptography (Mostra >>)
Articoli su riviste
Cost-effective fixed-point hardware support for RISC-V embedded systems (Mostra >>)
Design of side-channel resistant power monitors (Mostra >>)
Efficient and scalable FPGA design of GF(2m) inversion for post-quantum cryptosystems (Mostra >>)
Gated-CNN: Combating NBTI and HCI aging effects in on-chip activation memories of Convolutional Neural Network accelerators (Mostra >>)
Towards EXtreme scale technologies and accelerators for euROhpc hw/Sw supercomputing applications for exascale: The TEXTAROSSA approach (Mostra >>)


Elenco delle pubblicazioni e dei prodotti della ricerca per l'anno 2021 (Mostra tutto | Nascondi tutto)
Tipologia Titolo Pubblicazione/Prodotto
Brevetti
A COMPUTING PLATFORM AND METHOD FOR SYNCHRONIZE THE PROTOTYPE EXECUTION AND SIMULATION OF HARDWARE DEVICE (Mostra >>)
A COMPUTING PLATFORM FOR PREVENTING SIDE CHANNEL ATTACKS (Mostra >>)
Contributo in Atti di convegno
Integrating Side Channel Security in the FPGA Hardware Design Flow (Mostra >>)
TEXTAROSSA: Towards EXtreme scale Technologies and Accelerators for euROhpc hw/Sw Supercomputing Applications for exascale (Mostra >>)
Articoli su riviste
An FPU design template to optimize the accuracy-efficiency-area trade-off (Mostra >>)
Automatic identification and hardware implementation of a resource-constrained power model for embedded systems (Mostra >>)
manifesti v. 3.9.3 / 3.9.3
Area Servizi ICT
25/04/2025